각 분야별 기술을 자세히 소개해드립니다.
기술명 | 메모리 사용량 및 메모리 접근 횟수를 줄이기 위한 희소 행렬 인덱싱 방법 | |||
기술요약 | 본 기술은 기존 희소 행렬의 인덱싱 방법인 CSR보다 메모리 사용량과 메모리 접근 횟수가 감소한 새로운 행렬 인덱싱 방법에 관한 기술임. 본 기술은 희소 행렬에서 논제로 엘리먼트의 개수를 나타내는 비트열과, 엘리먼트의 위치를 나타내는 비트열을 이용하는 행렬 인덱싱 방법을 제안함. | |||
기술분야 | 6T | 대분류 | 적용분야 | |
IT | 정보통신 |
![]() |
||
발명자 | 성명 | 소속학과 | 대표연구분야 | 연구실 |
박기호 | 컴퓨터공학과 | 컴퓨터 구조, 저전력 시스템 구조 설계, 임베디드 시스템, 사물인터넷, SoC 구조 설계, AI/응용특화 가속기 설계 |
![]() ![]() |
|
관련지재권 정보 | 발명의 명칭 | 출원번호 | 등록번호 | |
행렬 인덱스 정보 생성 방법, 행렬 인덱스 정보를 이용하는 행렬 처리 방법, 장치 | 10-2020-0102311 | 10-2582079 |
![]() |
기술명 | |
---|---|
메모리 사용량 및 메모리 접근 횟수를 줄이기 위한 희소 행렬 인덱싱 방법 | |
기술요약 | |
본 기술은 기존 희소 행렬의 인덱싱 방법인 CSR보다 메모리 사용량과 메모리 접근 횟수가 감소한 새로운 행렬 인덱싱 방법에 관한 기술임. 본 기술은 희소 행렬에서 논제로 엘리먼트의 개수를 나타내는 비트열과, 엘리먼트의 위치를 나타내는 비트열을 이용하는 행렬 인덱싱 방법을 제안함. | |
기술분야 | |
6T | 대분류 |
IT | 정보통신 |
중분류 | 소분류 |
![]() |
|
발명자 | |
성명 | 소속학과 |
박기호 | 컴퓨터공학과 |
대표연구분야 | 연구실 |
컴퓨터 구조, 저전력 시스템 구조 설계, 임베디드 시스템, 사물인터넷, SoC 구조 설계, AI/응용특화 가속기 설계 |
![]() ![]() |
관련지재권 정보 | |
발명의 명칭
등록번호
|
출원번호
특허공보
|
행렬 인덱스 정보 생성 방법, 행렬 인덱스 정보를 이용하는 행렬 처리 방법, 장치
10-2582079
|